尊敬的领导,您好!很荣幸能有此机会参加贵公司的面试,下面请允许我进行下自我介绍。谢谢!我叫,今年xx岁,来自,现为东南大学微电子专业研究生。研一期间主要学习专业课程,与此同时跟着学长学习并负责绘制PCB板和焊接的基础工作;研一结束后的暑假开始进入实验室,正式开启工程实践与学习相结合的全新学习模式。进入实验室后,我有幸和实验室的几个同学一起加入与xx项目:,并负责其中存储系统的设计。首先跟项目组成员一起熟悉QUARTUS ii开发工具的使用流程,与此同时,熟悉SSRAM工作原理,绘制SSRAM存储模块电路板,焊接并测试。然后根据其工作时序写SSRAM控制器并用逻辑分析仪抓取信号进行实际测试,读写模式下速度能跑到80M。通过这次实践,我掌握了硬件开发的大致过程,并对verilog语法的有了更深刻的认识。接着根据需求的变化,项目改用SDRAM作为存储介质,因为其容量大,价格便宜,接着认真搞清SDRAM工作原理后,由于SDRAM工作时序比较复杂,为节约开发时间,直接运用Altera官方IP,只是对其参数进行简单的设置即可。
但是并不知道该控制器SDRAM数据流到底是连续的还是非连续的。为了一探究竟,首先是大致分析例化后的整体代码(其实由于对工具的不熟悉,一开始连有这个也是不知道的),一读代码发现有好多总线信号,一看就懵了,只能根据字面意思推测并上网仔细进行AXI总线学习,大致看懂代码后,想要实际抓取关键信号测试,看其波形图,可是这些总线信号没法引出来观察。只能大胆尝试利用官网的IP核自己重新在SOPC添加,主要就是根据总线信号和功能的理解将其信号类型匹对好就行了,当时我做到了。为自己和项目其他成员后期自定制IP起到很大的帮助作用。后来我又学会了Signal tap,和Modelsim仿真并与组员分享经验。
所有基础工作进行的同时,我也在不断 地探索数据采集方面数据存储架构的探索,并最终提出了FIFO存储方案,并用DMA进行数据搬移,提高数据搬移速度。通过这次项目的历练,我对数字自动化设计有了更深刻的了解,使用Quartus开发工具更加熟练,会基于AXI总线进行IP设计。我本人性格乐观开朗,乐于助人,诚实守信,积极向上,认真负责,笃实好学,追求卓越,愈挫愈勇。有朋友评价我说:平凡但不平庸,自信但不自负。还有人说我是老好人,自来熟。喜欢看书,思考,写日记,乒乓球,羽毛球和轮滑。
因篇幅问题不能全部显示,请点此查看更多更全内容